Процессоры. История развития. Структура. Архитектура
| Категория реферата: Рефераты по информатике, программированию
| Теги реферата: реферат способы, древний египет реферат
| Добавил(а) на сайт: Полищук.
Предыдущая страница реферата | 2 3 4 5 6 7 8 9 10 11 12 | Следующая страница реферата
2.1.4. Ввод-вывод
Как и 8086, 32-разрядные процессоры позволяют адресовать до 64К однобайтных
или 32К двухбайтных регистров в пространстве, отдельном от памяти.
Дополнительно имеется возможность обращения к 32-битным портам. При
операциях ввода-вывода линии A[16:31] не используются. Адрес устройства
задерживается либо в команде (только младший байт, старший – нулевой), либо
берется из регистра DX (полный 16-битытный адрес). Команды ввода-вывода
вызывают шинные циклы с активными сигналами IORD#, IOWR#. Строковые команды
обеспечивают блочный ввод-вывод со скоростью, превышающей аналогичные
операции со стандартным контроллером DMA. В адресном пространстве ввода-
вывода область 0F8-0FF зарезервирована для использования сопроцессором (при
обращении к сопроцессору 386 выставляет единицу на линии А31 шины адреса, что используется для упрощения дешифрации адресов).
В защищенном режиме инструкции ввода-вывода являются
привилегированными. Это означает, что они могут исполнятся задачами только
с определенным уровнем привилегий, определяемым полем IOPL регистра флагов
или битовой картой разрешения ввода-вывода (I/O Remission Bitmap), хранящийся в сегменте состояния задачи. Несанкционированная попытка
выполнения этих инструкций вызовет исключение 13 – нарушение защиты
(знаменитое сообщение “General Protection Error ”).
2.1.5. Режим системного управления SMM
Современные модели 32-разрядных процессоров (начиная с некоторых
модификаций 386-го и 486-го), кроме обычных режимов – реального, защищенного и режима V86, - имеют дополнительный режим системного
управления SMM (System Management Mode). Этот режим предназначен для
выполнения некоторых действий с возможностью их полной изоляции от
прикладного программного обеспечения и даже операционный системы. Главным
образом, этот режим предназначен для реализации системы управления
энергопотреблением.
В режим SMM процессор может войти только по сигналу на входе SMI#
(System Management Interrupt), более совершенные процессоры могут войти в
SMM и по приему соответствующего сообщения по шине APIC. Сигнал для
процессора является запросом прерывания с наивысшим приоритетом. Обнаружив
активный сигнал (низкий уровень) SMI#, процессор по завершении текущей
инструкции и выгрузки буферов записи переключается в режим SMM, о чем
свидетельствует его выходной сигнал SMIACT#. Сразу при входе в SMM
процессор сохраняет свой контекст – почти все регистры – в специальной
памяти SMRAM. Эта память является выделенной областью физической памяти, доступ к которой обеспечивается внешними (по отношению к процессору)
схемами в шинных циклах обращения к памяти только при наличии сигнала
SMIAKT#. После сохранения контекста процессор переходит к выполнению
обработчика SMI, который расположен в той же памяти SMRAM. Обработчика
представляет собой последовательность обычных инструкций, исполняемых
процессором в режиме, напоминающем реальный. При входе в режим SMM
автоматически запрещаются аппаратные прерывания (включая и немаскируемые) и
не генерируются исключения, так что действия процессора однозначно
определяются программой обработчика SMI. Процедура обработки завершается
инструкцией RSM, по которой процессор восстанавливает свой контекст из
образа, хранящегося в SMRAM, и возвращается в обычный режим работы.
При возврате из SMM возможны некоторые варианты, заказанные обработчиком (в пределах возможности SMM данного процессора). Во-первых, обработчик может программно внести изменения в образ контекста процессора, и при его восстановлении процессор может вернуться не в то состояние, в котором произошло SMI. Во-вторых возможен выбор варианта для случая, когда прерывание SMI возникло во время останова процессора по инструкции HALT: можно вернуться снова на инструкцию останова, а можно перейти к выполнению следующей за ней инструкции. В-третьих, процессоры, начиная с Pentium второго поколения (и Enhanced 486 фирмы AMD), поддерживают возможность рестарта (повторного выполнения) инструкции ввода-вывода, предшествующей появлению сигнала SMI#.
Возможность рестарта инструкции ввода-вывода является расширением
режима SMM. Ее используют, например, когда прикладная программа (или
системный драйвер) пытается обратиться операцией ввода-вывода к
периферийному устройству, находящемуся в “спящем” режиме. Системная логика
должна в этом случае выработать сигнал SMI# раньше сигнала RDY#, завершающего шинный цикл рестартуемой инструкции ввода-вывода. Обработчик
SMI “разбудит” устройство, после чего операции ввода-вывода рестартует, и
прикладное ПО (или драйвер) “не заметит”, что устройство пребывало в
спячке. Таким образом, управление потреблением может быть организованно на
уровне BIOS способом, совершенно “прозрачным” для программного обеспечения
(в том числе и ОС). Прозрачность SMM обеспечивается следующими свойствами
режима:
. возможность только аппаратно входа в SMM,
. исполнением кода SMM в отдельном адресном пространстве,
. полным сохранением состояния прерванной программы в области SMRAM,
. запретом обычных прерываний,
. восстановлением состояния прерванной задачи по выходу из режима SMM.
Память SMRAM должна быть физически или логически выделенной областью размером от 32 Кб (минимальные потребности SMM) до 4 Гб. SMRAM располагается, начиная с адреса SMIBASE (по умолчанию 30000h), и распределяется относительно адреса SMIBASE следующим образом:
. FE00h-FFFFh (3FE00h-3FFFFh) – область сохранения контекста
(распределяется, начиная со старших адресов по направлению к младшим). По прерыванию SMI сохраняются практически все регистры процессора, включая программно невидимые регистры CR1, CR2 и CR4, а также скрытые регистры дескрипторов для CS, DS, ES, FS, GS и SS.
Автоматическое сохранение не производится для регистров DR5-DR0, TR7-
TR3 и регистров FPU;
. 8000h (38000h) – точка входа в обработчик (SMI Handler);
. 0-7FFFh (30000h-37fffh) – свободная область.
2.1.6. Расширение ММХ
Расширение ММХ ориентированно на мультимедийное, 2D и 3D-графическое и
коммуникационное применение. Основная идея расширения MMX заключается в
одновременной обработки нескольких элементов данных за одну инструкцию –
так называемая технология SIMD (single Instruction – Multiple Data).
Расширение ММХ использует новые типы упакованных 64-битных данных:
. упакованные байты (Packed byte) – восемь байт;
. упакованные слова (Packed word) – четыре слова;
. упакованные двойные слова (Packed doubleword) – два двойных слова;
. учетверенное слово (Quadword) – одно слово.
Эти типы данных могут специальным образом обрабатываться в регистрах
ММХ0-ММХ7, представляющих собой младшие биты стека 80-битных регистров FPU.
Как и регистры FPU, эти регистры не могут использоваться для адресации
памяти, совпадение регистров FPU и ММХ накладывает ограничения на
чередование кодов FPU и ММХ – забота об их независимости лежит на
программисте приложений ММХ.
Еще одна особенность технологии ММХ – поддержка арифметики с насыщением
(saturating arithmetic). Ее отличие от обычной арифметики с циклическим
переполнением (wraparound mode) заключается в том, что при возникновении
переполнения в результате фиксируется максимальное возможное значение для
используемого типа данных, а перенос игнорируется. В случае
антипереполнения в результате фиксируется минимальное возможно значение.
Граничные значения определяются типом (знаковые или беззнаковые) и
разрядностью переменных. Такой режим вычислений актуален, например, для
вычисления цветов в графике.
Рекомендуем скачать другие рефераты по теме: реферат по русскому языку, урок реферат.
Категории:
Предыдущая страница реферата | 2 3 4 5 6 7 8 9 10 11 12 | Следующая страница реферата