Разработка блока управления тюнером спутникового телевидения
| Категория реферата: Рефераты по кибернетике
| Теги реферата: банк дипломов, решебник 6 класс
| Добавил(а) на сайт: Людмила.
Предыдущая страница реферата | 8 9 10 11 12 13 14 15 16 17 18 | Следующая страница реферата
Как уже отмечалось выше необходимо подавать сигналы в блок индикации
№ канала (2 индикатора) в строго определенные моменты времени. Для этого
необходимо предусмотреть устройство, которое по сигналам от процессора, будет пропускать информацию на один из индикаторов блока индикации. В
качестве элементов фиксирующей схемы будем использовать 2 регистра типа
1533UP23.
Регистр, аналогичный UP22, нос 8 тактируемыми триггерами. Регистр принимает и отображает информацию синхронно с положительным перепадом на тактовом входе.
| |EO |C |Dn |Выход |
|Загрузка и считывание |Н | |«Н», «В» |«Н», «В» |
| | | | |соответственно |
|Загрузка регистра и |В | |«Н», «В» | |
|разрыв выходов | | | | |
Таким образом, подавая тактирующие сигналы на вход С (№11) регистра
1533UP23, мы разрешаем прохождение сигналов на соответствующий индикатор в
строго определенные моменты времени.
Un - № 20
Земля - № 10
1.2.12. Согласующая схема.
Для организации вывода информации в остальные блоки тюнера будем использовать регистр 1533UP23, тактируемый сигналами от микропроцессора.
Принцип включения и управления регистра 1533UP23 рассмотрен в предыдущей главе.
Для приема информации в устройство управления будем использовать шинный формирователь 1533АП6. Как известно шинный формирователь обеспечивает передачу информации в обоих направлениях. Для обеспечения только ввода данных вывод №1 соединим с корпусом. Если появится необходимость в выводе большего количества информации из устройства управления, то с помощью микросхемы 1533АП6 можно будет решить данную проблему.
Более подробная информация о микросхеме 1533АП6 приведена в главе
«Шина данных микропроцессора 1821ВМ85».
1.2.13. Схема дешифрации.
В предыдущих главах были рассмотрены основные блоки схемы управления
и было отмечено, что МП в строго определенные моменты времени должен
взаимодействовать с определенными микросхемами. Поэтому в данной схеме
необходимо предусмотреть устройство, которое по сигналам от процессора, будет подключать к его шинам адреса или данных ту или иную микросхему или
группу микросхем. Из этого можно заключить, что в схеме системы должен
протекать некоторый процесс однозначного выбора и он организуется подачей
на линии адреса А11[pic]А15 определенного кода выбора или сигнала
разрешения доступа к отдельному блоку или блокам. К счастью, эта проблема
является классической и она имеет простое решение. В частности можно
использовать дешифратор, выполненный в виде ТТЛ устройства среднего уровня
интеграции, предназначенного для преобразования двоичного кода в напряжение
логического уровня, которое появляется в том выходном проводе, десятичный
номер которого соответствует двоичному коду. В последствии выходной провод
дешифратора подключают к входу «Выбор микросхемы» нужной микросхемы
(например вывод №18 (CS) микросхемы 537РУ10).
В качестве дешифратора будем использовать микросхему 1533ИД7. Выбор данного дешифратора обусловлен количеством выходных линий и нагрузочной способностью.
Микросхема 1533ИД7 – высокоскоростной дешифратор, преобразующий трехразрядный код А0[pic]А2 (№1[pic]3) в напряжение низкого логического уровня, появляющегося на одном из восьми выходов 0[pic]7. Дешифратор имеет трехвходовый логический элемент разрешения.
В таблице показано, что дешифрация происходит, когда на входах
[pic](№4) и [pic](№5), напряжение низкого уровня, а на входе Е3(№6)
высокого. При других логических уровнях на входах разрешения, на всех
выходах имеются напряжения высокого уровня.
|[pic] |[pic] |В |Q |[pic] |
|Н |Х |Х |Н |В |
|Х |В |Х |Н |В |
|Х |Х |Н |Н |В |
|В |Н |[pic] | | |
|В |[pic] |В | | |
|[pic] |Н |В | | |
Если согласно этим условиям мультивибратор запущен, выходной импульс можно продолжить, подав на вход [pic] напряжение низкого уровня (или на вход В-высокого). С момента этой дополнительной операции до окончания импульса пройдет время [pic]вых.
Схема включения:
5
9
12
10
16 5B
6 R[pic]
Рекомендуем скачать другие рефераты по теме: индия реферат, акт.
Категории:
Предыдущая страница реферата | 8 9 10 11 12 13 14 15 16 17 18 | Следующая страница реферата