ЭТПиМЭ
| Категория реферата: Рефераты по схемотехнике
| Теги реферата: allbest, сочинение по русскому
| Добавил(а) на сайт: Nefed'ev.
Предыдущая страница реферата | 1 2 3 4 5 6 | Следующая страница реферата
Параметры:
[pic]
Епит = 5 В
I1пот = 2,4 мА
I0пот = 4 мА
[pic]
[pic]
1.4.5. Логический элемент (НЕ(.
D5 - KP1533ЛН1
Параметры:
[pic]
Епит = 5,5 В
I1пот = 1,1 мА
I0пот = 4,2 мА
[pic]
[pic]
1.5. Электрическая принципиальная схема ЦУ.
С учетом выбранных микросхем внесем в формальную схему некоторые изменения
(с целью минимизировать количество микросхем).
1.6. Расчет потребляемой мощности и времени задержки.
1.6.1. Потребляемая мощность.
Pпот = Pпот D1 + Pпот D2 + Pпот D3 + Pпот D4 + Pпот D5 = 29.5 + 39 + 16 +
16 + 13.25 = 113.75 мВт
113.75 < 120 - Условие задания выполняется.
1.6.2. Время задержки распространения.
Для расчета времени задержки возьмем самый длинный путь от входа к выходу.
Например от входов х2х3 до выхода y2. Тогда:
tз.р. = tз.р. D5.2 + tз.р. D2.1 + tз.р. D3.2 = 9.5 + 10.5 + 34.5 = 54,5 мВт
54,5 < 60 - Условие задания выполняется.
Ч а с т ь 2
2.1. Расчет базового элемента цифровой схемы.
Для трех комбинаций входных сигналов составим таблицу состояний всех активных элементов схемы.
2.1.1. Комбинация: Х1 = Х2 =Х3 = Х4 = (1(.
Если на все входы многоэмиттерного транзистора VT1 поданы напряжения
логической (1(, то эмиттеры VT1 не получают открывающегося тока смещения
(нет разности потенциалов). При этом ток, задаваемый в базу VT1 через
резистор R1 , проходит от источника Eпит в цепь коллектора VT1, смещенного
в прямом направлении, через диод VD1 и далее в базу VT2. Транзистор VT2 при
этом находится в режиме насыщения (VT2 - открыт) в точке (B( Uб=0,2 В
(уровень логического нуля). Далее ток попадает на базу VT4 и открывает VT4
на выходе схемы (0(.
2.1.2. Комбинация: Х1 = Х2 =Х3 = Х4 = (0(.
Когда на входы многоэмиттерного транзистора VT1 поданы уровни
логического нуля переходы база - эмиттер смещаются в прямом направлении.
Ток, задаваемый в его базу через резистор R1 проходит в цепь эмиттера. При
этом коллекторный ток VT1 уменьшается, поэтому транзистор VT2 закрывается.
Транзистор VT4 также закрывается (т.к. VT2 перекрыл доступ тока к базе
VT4). На выход, через открытый эмиттерный переход VT3 попадает уровень
логической единицы - на выходе (1(.
2.1.3. Любая иная комбинация.
Например: Х1 = 1; Х2 = 0; Х3 = 1; Х4 = 1
Когда хотя бы на один любой вход многоэмиттерного транзистора VT1 подан
уровень логического нуля соответствующий (тот на который подан (0() (В(
переход база-эмиттер смещается в прямом направлении (открывается) и
отбирает базовый ток транзистора VT2. Получается ситуация как в пункте
2.1.1.
Рекомендуем скачать другие рефераты по теме: реферат будущее, реферати, курсовая работа по менеджменту.
Категории:
Предыдущая страница реферата | 1 2 3 4 5 6 | Следующая страница реферата