ПЛИС Xilinx семейства Virtex™
| Категория реферата: Рефераты по радиоэлектронике
| Теги реферата: реферат на тему личность, банк курсовых работ бесплатно
| Добавил(а) на сайт: Аникий.
Предыдущая страница реферата | 1 2 3 4 5 6 7 8 9 10 11 | Следующая страница реферата
• Четыре модуля автоподстройки задержек (DLL), предназначенных для компенсации задержек тактовых сигналов, а также деления, умножения и сдвига фазы тактовых частот.
• Буферы с тремя состояниями (BUFT), которые расположены вблизи каждого КЛБ и управляют горизонтальными сегментированными трассами.
Коды, записанные в ячейки статической памяти, управляют настройкой логических элементов и коммутаторами трасс, осуществляющих соединения в схеме. Эти коды загружаются в ячейки после включения питания и могут перезагружаться в процессе работы, если необходимо изменить реализуемые микросхемой функции.
4.2. Блок ввода-вывода
Основным отличительным свойством EBB семейства Virtex является поддержка широкого спектра стандартов сигналов ввода-вывода. На Рис. 2 представлена структурная схема БВВ. В Табл. 3 перечислены поддерживаемые стандарты.
Таблица 3. Поддерживаемые стандарты ввода-вывода.
|Стандарт |Напряжение |Напряжение |Напряжение |5-В |
|ввод/вывод |порогового |питания |согласования |совместимость|
| |уровня |выходных |с платой, | |
| |входных |каскадов, |[pic] | |
| |каскадов, |[pic] | | |
| |[pic] | | | |
|LVTTL |нет |3.3 |нет |да |
|LVCMOS2 |нет |2.5 |нет |да |
|PCI, 5 A |нет |3.3 |нет |да |
|PCI, 3.3 A |нет |3.3 |нет |нет |
|GTL |0.8 |нет |1.2 |нет |
|GTL+ |1.0 |нет |1.5 |нет |
|HSTL Class I |0.75 |1.5 |0.75 |нет |
|HSTL Class III |0.9 |1.5 |1.5 |нет |
|HSTL Class IV |0.9 |1.5 |1.5 |нет |
|SSTL3 Class I & |1.5 |3.3 |1.5 |нет |
|II | | | | |
|SSTL2 Class I & |1.25 |2.5 |1.25 |нет |
|II | | | | |
|CTT |1.5 |3.3 |1.5 |нет |
|AGP |1.32 |3.3 |нет |нет |
[pic]
БВВ содержит три запоминающих элемента, функционирующих либо как D- тригтеры, либо как триггеры-защелки. Каждый БВВ имеет входной сигнал синхронизации (CLK), распределенный на три триггера и независимые для каждого триггера сигналы разрешения тактирования (Clock Enable — СЕ).
Кроме того, на все триггеры заведен сигнал сброса/установки (Set/Reset-
SR). Для каждого триггера этот сигнал может быть сконфигурирован
независимо, как синхронная установка (Set), синхронный сброс (Reset), асинхронная предустановка (Preset) или асинхронный сброс (Clear).
Входные и выходные буферы, а также все управляющие сигналы в БВВ допускают независимый выбор полярности. Данное свойство не отображено на блок-схеме БВВ, но контролируется программой проектирования.
Все контакты защищены от повреждения электростатическим разрядом и от
всплесков перенапряжения. Реализованы две формы защиты от перенапряжения, олдна допускает 5-В совместимость, а другая нет. Для случая 5-В
совместимости, структура, подобная диоду Зенера, закорачивает на землю
контакт, когда напряжение на нем возрастает приблизительно до 6.5В. В
случае, когда требуется 3.3-В PCI-совместимость, обычные диоды ограничения
могут подсоединяться к источнику питания выходных каскадов, [pic][pic]. Тип
защиты от перенапряжения может выбираться независимо для каждого контакта.
По выбору, к каждому контакту может подключаться:
1. Резистор, соединенный с общей шиной питания (pull-down).
2. Резистор, соединенный с шиной питания (pull-up).
3. Маломощная схема удержания последнего состояния (week-keeper).
До начала процесса конфигурирования микросхемы все выводы, не задействованные в этом процессе, принудительно переводятся в состояние высокого импеданса. Резисторы «pull-down» и элементы «week-keeper» неактивны, а резисторы «pull-up» можно активировать.
Активация резисторов «pull-up» перед конфигурацией управляется внутренними глобальными линиями через управляющие режимные контакты. Если резисторы «pull-up» не активны, то выводы находятся в состоянии неопределенного потенциала. Если в проекте необходимо иметь определенные логические уровни до начала процесса конфигурирования нужно использовать внешние резисторы.
Все БВВ микросхемы Virtex совместимы со стандартом IEEE 1149.1 периферийного сканирования.
4.2.1. Ввод сигнала
Входной сигнал БВВ может быть протрассирован либо непосредственно к блокам внутренней логики, либо через входной триггер.
Кроме того, между выходом буфера и D-входом триггера может быть подключен элемент задержки, исключающий время удержания для случая контакт- контакт. Данная задержка согласована с внутренней задержкой распределения сигнала тактирования FPGA, что гарантирует нулевое время удержания для распределения сигналов контакт-контакт.
Каждый входной буфер может быть сконфигурирован таким образом, чтобы
удовлетворять одному из низковольтных сигнальных стандартов, поддерживаемых
устройством. В некоторых из этих стандартов входной буфер использует
напряжение порогового уровня ([pic]), формируемое пользователем.
Использование напряжений [pic] позволяет ввести в устройство принудительные
опорные величины для различных, близких по используемым логическим уровням
стандартов (см. также «Банки ввода-вывода»).
К каждому входу после окончания процесса конфигурирования могут быть, по выбору, подключены внутренние резисторы (либо pull-up, либо pull-down).
Сопротивление этих резисторов лежит в пределах 50... 150 кОм.
4.2.2. Вывод сигнала
Выходной сигнал проходит через буфер с тремя состояниями, выход которого соединен непосредственно с выводом микросхемы. Сигнал может быть протрассирован на вход буфера с тремя состояниями, либо непосредственно от внутренней логической структуры, либо через выходной триггер блока ввода- вывода.
Рекомендуем скачать другие рефераты по теме: оформление доклада, реферат китай курсовые работы, реферат по физкультуре.
Категории:
Предыдущая страница реферата | 1 2 3 4 5 6 7 8 9 10 11 | Следующая страница реферата